侵權投訴

基于RISC-V開發板的DDR演示的設計方案

電子設計 ? 2021-04-19 17:34 ? 次閱讀

DDR存儲器不僅迅速成為領先的技術,而且正成為存儲器設計中使用的唯一技術。因此,DDR系統在技術行業中有很高的需求。與原理圖和PCB設計軟??件集成在一起的高速仿真工具可以為設計人員提供廣泛的強大功能,以幫助完成整個DDR設計過程。從建立布局前約束到自動布線技術以及布局后驗證,這些工具消除了設計過程中的猜測,同時使工程團隊可以放心地知道他們的系統將按預期運行。

用于此DDR演示的設計是SiFive的HiFive Unleashed,基于RISC-V的開發板。除了其他一些接口和功能(圖1)之外,該板還具有8 GB的帶ECC的DDR4 DDR4。

pIYBAGB9TEiADJAhAAFGhza7OXY710.png

圖1:HiFive Unleashed開發板上可用的功能

在原理圖中,兩個差分選通網絡以及一條數據總線上的四個數據網絡可以直接輸出到HyperLynx LineSim進行預布局仿真(圖2)。借助HyperLynx DDR的擴展功能,使用組件IBIS模型模擬現實世界的場景,可使工程師在布局電路板之前確定并優化傳輸線的性能。供應商通常為DDR控制器提供IBIS模型,為I / O行為建模提供DRAM組件。

o4YBAGB9TFyAcdi8AAMQZgboM_A348.png

圖2:可以從原理圖工具中將四個數據網和差分選通網導出到Linesim

在LineSim中,數據和選通網絡的引腳和映射已從其原理圖符號中自動保留下來。然后,工程師除了可以從組件IBIS模型中獲得驅動強度和ODT值以外,還可以分配控制器的特定于引腳的緩沖區數據。在這種情況下,具有48歐姆終端值的中等驅動強度將可以達到預期的目的。一旦將引腳分配并指定為輸入或輸出,它們的LineSim符號將準確反映緩沖器的方向和引腳名稱(圖3)。

pIYBAGB9THCAM127AALVT7sXL_g211.png

圖3:網絡及其關聯的緩沖區顯示在LineSim中

除材料的介電常數外,層厚度還會對電氣組件的功能產生重大影響,尤其是在高頻下。工程師能夠在HyperLynx內部創建層堆疊并計算信號,平面和介電數據(圖4)。預先布局的DDR LineSim中的堆棧功能使您可以了解此信息將如何影響阻抗值和信號行為。

o4YBAGB9TI-AVnJDAAM1qeLyi_Y462.png

圖4:堆棧編輯器可以幫助確定初始堆棧數據

可以創建耦合區域,以幫助計劃和可視化潛在的信號放置和分組,以及確定走線阻抗和耦合距離。當對走線的長度,寬度和間距進行仿真掃描時,這些區域很有用,以便為布局約束找到可接受的參數。在此示例中,工程師創建了兩個耦合區域:一個用于數據網絡,另一個用于選通網絡。一旦將差分跡線添加到它們的耦合區域,就可以調整寬度和間距參數以微調值,同時確保滿足阻抗公差(圖5)。在此示例中,電路板將被密集地包裝,因此工程師將嘗試最小化走線寬度和間距,同時仍保持在100歐姆差分阻抗規格附近。

pIYBAGB9TKmAeW4wAAOfI0NjVTc092.png

圖5:在LineSim中可視化了選定耦合區域的走線寬度和間距值

一旦分配了組件模型和耦合區域,就可以對網絡進行仿真了。DDRx向導將引導用戶逐步進行設置過程(圖6)。首先,必須在“初始化”頁面上指定DDR接口的類型以及數據速率。接下來,必須在“控制器”和“ DRAM”頁面上使用適當的參考標記來分配控制器和DRAM設備。在選擇DRAM時,用戶還將指出插槽和等級的數量。插槽代表設計中存在的DIMM模塊的物理數量。由于此設計沒有可移動的DIMM模塊,因此插槽數為零。板上的板載DRAM模塊只有一個芯片,與一個等級相關。

pIYBAGB9TLiAMuBEAAPJ7DMJLOI775.png

圖6:DDRx向導將引導用戶逐步進行設置過程

由于工程師最初對確定物理網絡參數將如何影響數據網絡上的時序感興趣,因此將在“要模擬的網絡”頁面上僅選擇“數據時序”部分。如果需要,還可以提供用于模擬偏斜時序以及地址和命令時序的選項。幾乎所有DRAM供應商都遵循通用的命名約定,以遵守JEDEC標準。DDRx向導使用此標準約定自動確定“ DRAM Signals”頁面上的DDR內存總線信號。僅需模擬一個數據網絡即可找到初始時序信息,因此可以在“禁用網絡”頁面上禁用除一個網絡以外的所有網絡。芯片上端接是內置在DRAM硅中用于阻抗匹配的動態端接電阻。不同的ODT設置可能會對信號質量產生很大影響。在“ ODT模型”頁面上,可以選擇從IBIS模型得出的控制器和DRAM設備的動態ODT值。“激勵和串擾”頁面允許用戶控制在檢查SI損傷時運行多少個偽隨機序列。為了加快仿真運行時間,可以使用較小的位模式。為了獲得更準確的結果,可以使用更長的位模式。

布局前仿真DDRx向導使用戶可以設置掃描,以確定一定范圍的值將如何影響信號行為。在這種情況下,工程師希望查看不同的選通網絡長度對數據信號質量的影響。在“掃描管理器”頁面上選擇差分耦合區域,可以指定長度范圍從半英寸到兩個半英寸(增量為四分之一英寸)(圖7)。這些值是根據大約1.2英寸的初步數據網長度選擇的。

o4YBAGB9TN2AakPiAAOQkkuzYoI763.png

圖7:可以設置掃描以模擬不同的頻閃網絡長度

模型角點可以提供有價值的洞察力,以了解IC在典型或極限參數值下的性能。通過僅在“模擬選項”頁面上選擇快速和慢速模型角,工程師可以洞悉信號在兩種極端情況下的性能。如果它們在這些條件下通過,則可以預期它們在典型情況下會通過。在其余的設置階段中,無需進行其他任何調整。啟動模擬后,模擬器將逐步執行先前定義的9個掃描中的每個掃描。完成后,輸出HTML報告將顯示每次掃描的結果。紅色的單元格和通過次數代表失敗,綠色的單元格代表失敗。很顯然,在執行寫命令期間,當差分閃光燈的長度小于四分之三英寸或大于四分之一或四分之一英寸時,就會發生故障(圖8)。這表明在數據網絡和選通網絡之間大約有正負半英寸的可接受長度差異。讀取命令模仿了相同的響應。

o4YBAGB9TROAEmYWAAQ6W_ttkHU427.png

圖8:輸出的HTML報告顯示每次掃描是通過還是失敗

可以查看每個掃描的眼圖密度鏈接,以進行更好的比較。圖中的眼罩可解決DQS邊緣變化并自動放置。第一張圖(圖9)顯示了大于2英寸的差分閃光燈網長。第二張圖(圖10)顯示了在可接受的長度參數范圍內的選通脈沖長度。這兩個圖顯示了通過和失敗之間的明顯區別。

pIYBAGB9TSOAYW6WAAY_qHwAh5g511.png

圖9:眼圖顯示了差分頻閃燈網長大于2英寸時的信號并發癥

o4YBAGB9TTOACgYcAAUIvjCD5Ho193.png

圖10:眼圖顯示了可接受的差分選通網絡長度,信號質量顯著提高

回到LineSim,工程師在原理圖中添加了兩個地址網(圖11)。此布局使用翻蓋技術以節省空間。通過放置用于從引腳到內部走線層的層更改的過孔來解決此布線拓撲問題。還為駐留在同一內層上的地址網的每個段(包括耦合到數據網的段)創建了耦合區域。

pIYBAGB9TUaAME33AARCL7B5RAQ376.png

圖11:LineSim示意圖中所示的地址網和相關的耦合區域

工程師將運行交互式仿真來查看從地址網絡施加到受害者數據網上的串擾,而不是運行另一個批處理仿真。要了解走線間距如何影響串擾結果,地址和數據網之間的寬度可以從4到12 mils范圍內掃描。通過將數據位9識別為受害者,可以確定在該特定跡線上由附近的攻擊者網絡誘發的噪聲量。然后可以將這些發現合并到布局實踐中。一旦仿真完成,結果表明,當走線間距為4 mils時,串擾會達到最高水平(圖12)。但是,即使看到的最大串擾量也約為120 mV,這對于性能而言可能是可以接受的。如果電平開始達到150 mV以上,

o4YBAGB9TVOAYjvDAAOzR1m7DR4083.png

圖12:串擾仿真結果表明,在4 mils的走線間距下發生了最高水平的串擾

利用從運行這些布局前仿真中發現的信息,工程師可以使用原理圖工具內部的約束管理器創建初始約束。約束管理器允許用戶創建網類,清除規則和約束類,以確保滿足物理布局和布線要求。可以創建網類以定義指定網上的寬度和間距要求。工程師創建了一個名為“ DDR_BANK1”的網絡類,其中包含單個DRAM模塊的數據和數據掩碼網絡。考慮到來自堆疊的電介質和阻抗信息,數據和數據屏蔽網的寬度應約為3.5密耳,以使單端阻抗值保持在50歐姆左右。輸入值后,約束管理器將根據走線寬度顯示近似阻抗值(圖13)。頂層和底層的阻抗將不再那么重要,因為位于這些層上的走線的唯一部分將是來自器件引腳的扇出。在“約束管理器”中定義了參數之后,布局工具將要求在放置和布線時遵守這些約束。可以從原理圖和布局工具中訪問“約束管理器”,以便工程師和布局專家之間進行簡單的協作,以及動態地進行動態編輯。在“約束管理器”中定義了參數之后,布局工具將要求在放置和布線時遵守這些約束。可以從原理圖和布局工具中訪問“約束管理器”,以便工程師和布局專家之間進行簡單的協作,以及動態地進行動態編輯。在“約束管理器”中定義了參數之后,布局工具將要求在放置和布線時遵守這些約束。可以從原理圖和布局工具中訪問“約束管理器”,以便工程師和布局專家之間進行簡單的協作,以及動態地進行動態編輯。

o4YBAGB9TWSAE_R1AARAXJwuQIE228.png

圖13:輸入跡線寬度值后,約束管理器將計算阻抗值

可以創建間隙規則來定義網,組件和電路板對象之間的物理間隙約束。約束類允許用戶使用相同或單獨的網絡類分配將網絡分組在一起,同時還允許向每個網絡添加物理需求。除了針對DRAM的單個約束類別外,工程師還為數據和選通網絡創建了單獨的清除規則。約束類將包含數據庫的所有數據,數據掩碼和選通網。一旦創建了約束類別,并向其中添加了適當的網絡,就可以為這些網絡定義許多物理參數,包括阻抗容差和長度匹配要求。LineSim仿真表明,選通網絡必須在數據網絡的半英寸內匹配,可以在約束類中定義。此外,工程師還希望確保數據和數據屏蔽網的長度在200密耳范圍內匹配(圖14)。

pIYBAGB9TXaAabUcAARsq6ig7p0225.png

圖14:數據和數據掩碼網的長度應在約束管理器中定義的200密耳范圍內匹配

串擾仿真結果確定,即使數據網絡之間的間隔為4 mil,串擾水平也應在合理范圍內。為了安全起見,工程師已將間隙規則要求設置為5 mil的間距閾值(圖15)。如果執行額外的仿真計算,則還可在走線,焊盤和過孔之間應用更精確的間隙值。類別間許可矩陣允許用戶指定在凈類別之間適用的許可規則。

o4YBAGB9TYSAbxIaAAPIxzc1viA337.png

圖15:約束管理器中定義了5 mil的清除閾值

分配了初始的網絡約束后,設計人員已準備好為適當的DRAM路由走線。對于這種布局,SoC已放置在電路板的中間,而DRAM模塊位于其下方。每個組件的引腳的扇出已放置在頂層和底層。此DRAM的其余網段將在第5層上布線。在Net Explorer面板中,選擇DDR1約束類別將突出顯示網的引腳連接(圖16)。

pIYBAGB9TaCACxNcAAR3JzYpgnI601.png

圖16:在Net Explorer中選擇先前定義的DDR1約束類別將突出顯示引腳連接

現在,設計人員可以簡單地選擇約束類,通過在鍵盤上按F8來打開草圖布線,用鼠標繪制其預期的布線路徑,該工具將自動對軌跡進行布線。右鍵單擊一個路由的數據網絡并選擇目標長度,可以輕松查看匹配組中每個跡線的實際長度值(圖17)。這有助于可視化跡線是否落在工程師先前設置的200密耳長度匹配約束范圍內。顯然,走線長度不符合指定的要求,因此設計人員可以使用自動調整功能來快速蛇形匹配該組中的所有走線信號。

pIYBAGB9TbSAJdxBAAS_1IYO4mA232.png

圖17:目標長度功能使用戶可以清楚地看到其走線長度是否已正確調整

正確路由接口后,用戶可以將布局直接導出到HyperLynx DDR以進行布局后分析。運行布局后分析的目的是驗證電路的正確功能和完整性。布局后仿真將考慮網和堆疊的實際長度和阻抗值,以及相鄰走線和組件的影響。加載HyperLynx BoardSim后(圖18),設計人員將首先啟用信號之間的耦合效果,信號與區域填充之間的耦合效果以及損耗的影響,以更準確地預測信號行為。借助布局后DDR分析,用戶可以運行交互式和批處理仿真,以全面了解系統功能。在交互式仿真過程中生成的示波器視圖將為單獨選擇的網絡提供真實的波形和值。對于此演示,將僅顯示批處理仿真。

o4YBAGB9TcaAffekAANQxSfgkn8987.png

圖18:HyperLynx BoardSim布局后工具視圖

在布局后DDRx向導中,工程師最初將指定此接口為DDR4,每秒傳輸速率為2400兆兆。接下來,必須分配控制器組件。這次,當分配內存組件時,工程師將選擇所有9個DRAM。由于整個DRAM接口均已布線,因此可以通過模擬數據的時序,時鐘到選通脈沖的偏斜以及地址和命令來收集重要的功能信息(圖19)。在這種情況下,感興趣的網絡是地址網絡以及剛剛路由的數據和選通信號之一。此處也將使用與布局前模擬相同的ODT設置,但是使用不同的ODT值運行多個模擬非常重要。

pIYBAGB9TdmAMe34AAOetmhlbKs726.png

圖19:從布局后仿真中提取的時序信息可以為電路性能提供有價值的見解

存儲器控制器本身必須實時補償時鐘和選通信號之間的偏差。它通過在必要時添加適當的延遲(稱為寫平衡)來實現此目的。該向導的DDRx可以選擇“三通一平及校準”頁面上的復選框,當模擬過程中占到寫平衡。默認的DRAM時序模型符合JEDEC,但控制器模型應特定于設計的控制器設備。時序模型向導可以從“時序模型”頁面啟動,該頁面用于基于供應商時序參數設置和創建自定義時序模型。同時模擬快速和慢速模型拐角可提供最極端情況下的性能信息。HyperLynx DDR提供的自定義級別允許用戶創建高度針對設計的參數和限制,

仿真完成后,HTML報告表明對于慢速模型拐角情況,所有網絡都通過了數據寫入命令,但是快速模型拐角情況沒有達到最大擺率裕度(圖20)。可能需要對這些錯誤進行進一步調查,并進行其他模擬。HTML報告中的每個結果均包含一個超鏈接,該超鏈接將打開該實例的EZwave示波器視圖。

pIYBAGB9Te2AScxCAAOyGhHRzjI483.png

圖20:HTML仿真報告顯示,快速模型拐角情況沒有達到最大擺率裕度

“差分網絡”選項卡顯示了在多條跡線上發生的許多錯誤,可能需要進一步關注和研究(圖21)。由于在控制器上啟用了寫入均衡選項,因此可以滿足所有偏斜裕量。眼密度鏈接頁面允許進一步調查和可視化每個模擬結果。

o4YBAGB9TgOAbgDOAAMmUNedMWM695.png

圖21:“差分網絡”選項卡顯示了許多錯誤

對于本演示的最后部分,將使用常規批處理向導僅模擬數據和數據掩碼網絡上的串擾效應。僅模擬快速模型角點將說明大部分串擾都會發生的情況。然后,工程師將自定義耦合閾值,以具有緊密的參數,與攻擊者的最大距離為20密耳,最小耦合跡線長度為200密耳(圖22)。最后,每個網絡上允許的最大串擾水平將指定為50 mV。

pIYBAGB9TieAX_6iAAHU28jd05g378.png

圖22:可以根據特定設計要求定制耦合閾值

一旦模擬完成并顯示HTML報告,工程師就可以安全地確定數據網不會成為無法接受的串擾的犧牲品。任何網絡上的最大串擾都在40 mV以下(圖23),仍遠低于所確定的50 mV閾值。

o4YBAGB9TjqANUZLAAHIDH6ZKhI748.png

圖23:沒有一個網絡超過50 mV的串擾閾值

HyperLynx DDR中提供的強大功能使工程師能夠在設計過程的所有階段可視化現實世界中的性能障礙。借助這項技術,可以捕捉和反轉信號,并在發生嚴重信號完整性之前就完全避免了它們的發生。借助集成的仿真和設計工具,用戶可以消除DDR設計過程中的麻煩,同時消除了復雜的信號完整性問題并避免了昂貴的電路板重新設計。

西門子業務部門Mentor貢獻

編輯:hfy

收藏 人收藏
分享:

評論

相關推薦

ARM與RISC-V架構的區別是什么?

2019年開始,RISC-V得到了越來越多的重視,原因有很多,ARM授權費高是關鍵的因素,下面就來說說關于ARM和RISC-...
發表于 04-25 09:13 ? 0次 閱讀
ARM與RISC-V架構的區別是什么?

瑞薩電子攜手SiFive共同開發面向汽車應用的新一代高端RISC-V解決方案

RISC-V是為新老客戶提供附加功能與選擇的重要元素。我們很榮幸能夠與SiFive合作并成為其首要合....
發表于 04-21 15:44 ? 486次 閱讀
瑞薩電子攜手SiFive共同開發面向汽車應用的新一代高端RISC-V解決方案

riscv中gd32vf103的中斷行為分析

從riscv底層原理分析gd32vf103的中斷行為 1.概述 2.中斷向量表初始化 3.詳細分析一....
的頭像 嵌入式IoT 發表于 04-15 13:55 ? 188次 閱讀
riscv中gd32vf103的中斷行為分析

晶心科技RISC-V向量處理器NX27V升級至RVV 1.0

晶心科技宣布全球業界首款RISC-V向量處理器核心AndesCore? NX27V升級支持最新RIS....
發表于 04-12 10:01 ? 1186次 閱讀
晶心科技RISC-V向量處理器NX27V升級至RVV 1.0

芯來科技RISC-V處理器支持鴻蒙LiteOS-M內核

芯來科技為方便客戶進行基于鴻蒙生態的RISC-V軟件開發,在Nuclei RISC-V 32位處理器上移植并適配了鴻蒙LiteOS-M內...
發表于 04-08 13:59 ? 202次 閱讀
芯來科技RISC-V處理器支持鴻蒙LiteOS-M內核

上海慕尼黑電子展上的國際嵌入式系統創新論壇亮點提前看

? 國際嵌入式系統創新論壇 時間:2021年4月14日 ? 地址:上海新國際博覽中心,N2館二樓M4....
的頭像 e星球 發表于 03-30 10:07 ? 2766次 閱讀
上海慕尼黑電子展上的國際嵌入式系統創新論壇亮點提前看

【指令集戰爭】ARM與RISC-V精簡指令集兄弟之爭全面披露

發表于 03-29 11:09 ? 303次 閱讀
【指令集戰爭】ARM與RISC-V精簡指令集兄弟之爭全面披露

RISC-V方案的產業化應用的研討與推進

珠三角地區是全國集成電路四大產業基地之一,也是我國最具影響力的半導體及集成電路產業集聚區。2020年....
的頭像 芯來科技 發表于 03-28 10:40 ? 450次 閱讀
RISC-V方案的產業化應用的研討與推進

【項目實戰】基于RISC-V單片機的鴻蒙系統開發板項目日記連載--SPI通信模塊調試3

          大家好,我們繼續SPI通信接口部分的調試分析。        &...
發表于 03-25 15:06 ? 785次 閱讀
【項目實戰】基于RISC-V單片機的鴻蒙系統開發板項目日記連載--SPI通信模塊調試3

【項目實戰】基于RISC-V單片機的鴻蒙系統開發板項目日記連載--SPI通信模塊調試2

         上篇文章中,我們提到了使用讀取SPI Flash ID這個程序段,來測試SPI的通信是不...
發表于 03-25 14:57 ? 780次 閱讀
【項目實戰】基于RISC-V單片機的鴻蒙系統開發板項目日記連載--SPI通信模塊調試2

【精選】常見的CPU架構與RISC-V,讓你看懂RISC-V架構的前世今生

發表于 03-23 15:25 ? 228次 閱讀
【精選】常見的CPU架構與RISC-V,讓你看懂RISC-V架構的前世今生

【精選】關于RISC-V芯片的介紹,RISC-V真的免費么?

發表于 03-23 15:22 ? 217次 閱讀
【精選】關于RISC-V芯片的介紹,RISC-V真的免費么?

開源RISC-V處理器設計和開發

基于指令集架構ISA實現的具體的處理器硬件實現叫微架構(Microarchitecture),是需要....
發表于 03-23 10:06 ? 82次 閱讀
開源RISC-V處理器設計和開發

【項目實戰】基于RISC-V單片機的鴻蒙系統開發板項目日記連載---硬件調試篇--SPI讀取Flash

RISC-V開發板SPI通信模塊調試1         我們這塊開發板使用的是W25Q128FVSG這個...
發表于 03-18 15:56 ? 885次 閱讀
【項目實戰】基于RISC-V單片機的鴻蒙系統開發板項目日記連載---硬件調試篇--SPI讀取Flash

要實現國產RISC-V自主可控發展需要怎樣做?

從政策層面來說,要實現國產RISC-V自主可控發展,必須完善扶持機制,否則將舉步維艱。從企業自身來說....
的頭像 電子發燒友網工程師 發表于 03-16 14:47 ? 630次 閱讀
要實現國產RISC-V自主可控發展需要怎樣做?

RISC-V為主的芯片架構正在爆發前夕?

2月27日消息,美國知名自動駕駛公司Aurora以1億美金價格收購激光雷達芯片公司OURS,后者團隊....
的頭像 睿思芯科 發表于 03-12 18:04 ? 1176次 閱讀
RISC-V為主的芯片架構正在爆發前夕?

RISC-V和超級計算有什么關系?

在1980年代,超級計算機的外觀如下圖所示。而Cray的半圓形則是80年代超級計算機的代名詞。那就是....
的頭像 FPGA之家 發表于 03-12 16:05 ? 370次 閱讀
RISC-V和超級計算有什么關系?

國內RISC-V內核MCU廠商

璇璣CLE系列是核芯互聯基于32位RISC-V內核(夸克Q系列)推出的通用嵌入式MCU處理器,主要適....
的頭像 RTThread物聯網操作系統 發表于 03-11 11:17 ? 632次 閱讀
國內RISC-V內核MCU廠商

嵌入式RISC-V亂序執行處理器的設計方案

  為滿足嵌入式設備小面積高性能的需求,設計一種基于開源RISCⅤ指令集的32位可綜合亂序處理器。處....
發表于 03-11 10:57 ? 69次 閱讀
嵌入式RISC-V亂序執行處理器的設計方案

首款基于 RISC-V 指令集架構的 SoC FPGA 開發工具包

Microchip 的 PolarFire SoC FPGA Icicle工具包為業界最低功耗的 FPGA 提供廣泛的基于 RISC-V 指令集架構的 ...
發表于 03-09 19:48 ? 606次 閱讀
首款基于 RISC-V 指令集架構的 SoC FPGA 開發工具包

可對任何RISC-V系統進行直接編程

SEGGER推出了新的Open Flashloader,可對任何RISC-V系統進行直接編程德國萊茵河畔蒙海姆– 2021年1月29日 SEGG...
發表于 03-09 19:35 ? 505次 閱讀
可對任何RISC-V系統進行直接編程

國內新晉RISC-MCU廠商以及產品

雖然RISC-V風潮已經吹了好幾年,但2019年才是其真正進入主流市場的元年,最近國內大量芯片公司崛....
的頭像 嵌入式ARM 發表于 03-09 13:49 ? 1122次 閱讀
國內新晉RISC-MCU廠商以及產品

什么是RISC-V?為什么重要?

在過去的幾個月中,美國商務部已經切斷了那些被認為與重要知識產權和用于制造高端芯片的制造設備有軍事聯系....
的頭像 我快閉嘴 發表于 03-08 15:38 ? 1462次 閱讀
什么是RISC-V?為什么重要?

貿澤電子發布全新RISC-V資源頁面

貿澤的新RISC-V資源網站提供了一系列關于該技術的創新應用文章,例如連接互聯網的AI面部檢測、開源....
發表于 03-05 14:33 ? 2112次 閱讀
貿澤電子發布全新RISC-V資源頁面

CISC對比RISC,RISC-V成為“救世主”?

1月底,有個新聞刷爆了筆者的朋友圈。文章的內容主要談的是平頭哥完成了安卓10對RISC-V芯片的支持....
的頭像 lhl545545 發表于 03-05 10:03 ? 540次 閱讀
CISC對比RISC,RISC-V成為“救世主”?

RISC-V殺入手機移動處理器領域

1月底,有個新聞刷爆了筆者的朋友圈。文章的內容主要談的是平頭哥完成了安卓10對RISC-V芯片的支持....
的頭像 如意 發表于 03-05 09:46 ? 382次 閱讀
RISC-V殺入手機移動處理器領域

RISC-V成為手機SoC領域的“救世主”?

日前,RISV-V International的首席技術官Mark Himelstein在接受媒體采....
的頭像 我快閉嘴 發表于 03-04 15:45 ? 676次 閱讀
RISC-V成為手機SoC領域的“救世主”?

RISC-V:攪動半導體領域的一池春水

十年苦心經營,RISC-V正在迎來屬于自己的光榮時代,AIoT、人工智能以及芯片國產化的趨勢下,我們....
的頭像 我快閉嘴 發表于 03-01 12:11 ? 609次 閱讀
RISC-V:攪動半導體領域的一池春水

淺析RISC-V目前存在的缺陷

在硬件設計方面,人們經常吹捧的一種設計是 RISC-V,它的 ISA 是開放的,不需要授權費。許多組....
的頭像 我快閉嘴 發表于 02-25 11:01 ? 1456次 閱讀
淺析RISC-V目前存在的缺陷

一文解析RISC-V的發展歷程

RISC-V并不是一種處理器或芯片,也不是一種IP,而是一套指令集架構規范(Specificatio....
的頭像 我快閉嘴 發表于 02-24 17:10 ? 810次 閱讀
一文解析RISC-V的發展歷程

Micro Magic公司推出主頻達5GHz的64位RISC-V處理器

日前,Micro Magic公司宣布,其超低功耗64位RISC-V核心為1GHz消耗僅為10mW。M....
的頭像 我快閉嘴 發表于 02-19 16:15 ? 758次 閱讀
Micro Magic公司推出主頻達5GHz的64位RISC-V處理器

RISC-V規范的演進 RISC-V何時爆發?

RISC-V的關注度越來越高,開源的理念也正在被越來越多的開發者和公司接受。對于尚不成熟的RISC-....
的頭像 工程師鄧生 發表于 02-11 10:10 ? 734次 閱讀
RISC-V規范的演進 RISC-V何時爆發?

RISC-V或成為芯片行業的Linux?

芯片推動了人類社會數字化、信息化、智能化的發展。從某種程度上來說,芯片技術的發展也會影響著未來行業的....
發表于 02-11 09:06 ? 1666次 閱讀
RISC-V或成為芯片行業的Linux?

第二屆RISC-V國際開源論壇舉行

1月27-28日,由帕特森RISC-V國際開源實驗室(RIOS實驗室)等機構舉辦的“第二屆 RISC....
的頭像 Imagination Tech 發表于 02-04 15:35 ? 516次 閱讀
第二屆RISC-V國際開源論壇舉行

晶心科技宣布AndesCore? RISC-V處理器核心獲EdgeQ采用

根據Omdia的《5G經濟》報告指出,EdgeQ所瞄準的5G市場全球產值在2035年上看13.2兆美....
發表于 02-04 11:06 ? 944次 閱讀
晶心科技宣布AndesCore? RISC-V處理器核心獲EdgeQ采用

里程碑!RISC-V架構進軍顯卡

美國的Pixilica已與RV64X合作,提出了一套新的圖形指令集,旨在融合CPU-GPU ISA,....
的頭像 工程師鄧生 發表于 02-03 11:42 ? 739次 閱讀
里程碑!RISC-V架構進軍顯卡

RISC-V架構GPU將要來了

美國的Pixilica已與RV64X合作,提出了一套新的圖形指令集,旨在融合CPU-GPU ISA,....
的頭像 如意 發表于 02-03 11:33 ? 662次 閱讀
RISC-V架構GPU將要來了

RISC-V開源、免版稅、可擴展ISA獲得產業發展動力

指令集體系架構在過去40年中變化不大,但是開源,免版稅,可擴展的RISC-V正在撼動整個行業。
發表于 02-03 09:27 ? 1893次 閱讀
RISC-V開源、免版稅、可擴展ISA獲得產業發展動力

全球首款RISC-V單板計算機發布

自由軟件之“父”——Richard. M. Stallman有一個夢想:“某一天,自由設計的數字硬件....
的頭像 FPGA開發圈 發表于 02-02 17:09 ? 1026次 閱讀
全球首款RISC-V單板計算機發布

晶心科技AX25 RISC-V CPU核心獲SK Telecom采用

AndesCore AX25內建的RISC-V P擴展指令(RVP),能以單一指令集同時處理多筆數據....
發表于 02-02 11:36 ? 1187次 閱讀
晶心科技AX25 RISC-V CPU核心獲SK Telecom采用

賽昉科技未來將把開源芯片研究院打造成全球最大的RISC-V生態基地

賽昉科技先后于2020年9月在順德發布了驚鴻7100芯片,12月在重慶發布了天樞處理器,2021年1....
的頭像 旺材芯片 發表于 02-01 15:13 ? 866次 閱讀
賽昉科技未來將把開源芯片研究院打造成全球最大的RISC-V生態基地

David Patterson新年首發聲:RISC-V開源的產學研之路該怎么走?

1月27日,RISC-V國際開源實驗室(RIOS)、清華-伯克利深圳研究院與鵬城實驗室共同舉辦了“第....
的頭像 E4Life 發表于 01-29 09:59 ? 2553次 閱讀
David Patterson新年首發聲:RISC-V開源的產學研之路該怎么走?

RISC-V可以支持Android 10了

在AIoT時代,開源硬件,特別是RISC-V給業界帶來巨大的想象空間。而安卓(Android)作為目....
的頭像 Les 發表于 01-29 09:35 ? 1107次 閱讀
RISC-V可以支持Android 10了

Intel新CEO大動人事:RISC-V架構掌門人回歸

CEO上任,必然要把人事、財務等大權牢牢把持,對于Intel即將于2月15日就任的首席執行官基辛格來....
的頭像 工程師鄧生 發表于 01-28 17:01 ? 659次 閱讀
Intel新CEO大動人事:RISC-V架構掌門人回歸

高通前CEO加入新公司:RISC-V芯片打造低成本5G基站

今天,5G蜂窩創業公司EdgeQ宣布在其顧問委員會中增加了兩個新成員——前高通首席執行官Paul J....
的頭像 工程師鄧生 發表于 01-28 10:22 ? 613次 閱讀
高通前CEO加入新公司:RISC-V芯片打造低成本5G基站

高通或將在硬件設計中實施RISC-V設計

今天,5G蜂窩創業公司EdgeQ宣布在其顧問委員會中增加了兩個新成員——前高通首席執行官Paul J....
的頭像 lhl545545 發表于 01-28 09:34 ? 457次 閱讀
高通或將在硬件設計中實施RISC-V設計

Mach-NX:可信系統的基石

當系統固件驗證失敗時,Mach-NX 可以快速恢復。該器件支持雙 SPI 存儲器,一個存儲主要固件,....
發表于 01-26 17:21 ? 394次 閱讀
Mach-NX:可信系統的基石

如何在RISC-V芯片上運行安卓系統?

1月23日消息,平頭哥芯片開放社區本周四公布的一段視頻顯示,安卓10系統(代號Android 10系....
的頭像 lhl545545 發表于 01-24 09:03 ? 671次 閱讀
如何在RISC-V芯片上運行安卓系統?

阿里自研RISC-V處理器首次實現對安卓build系統支持

作為一種開源的處理器指令,RISC-V前途無量,現在主要用于AI、嵌入式等領域,手機領域還鮮有存在感....
的頭像 lhl545545 發表于 01-22 10:06 ? 2394次 閱讀
阿里自研RISC-V處理器首次實現對安卓build系統支持

芯來科技助力航順芯片發布雙核異構MCU-HK32U1xx9系列產品

芯來科技助力航順芯片發布雙核異構MCU-HK32U1xx9系列產品。芯來RISC-V處理器內核N20....
的頭像 Les 發表于 01-21 16:46 ? 646次 閱讀
芯來科技助力航順芯片發布雙核異構MCU-HK32U1xx9系列產品

對話睿思芯科創始人:RISC-V會成為國產“芯”希望嗎

? RISC-V會成為國產“芯”希望嗎?2020年黑天鵝事件接踵而至,但RISC-V創企睿思芯科并沒....
的頭像 睿思芯科 發表于 01-18 15:12 ? 731次 閱讀
對話睿思芯科創始人:RISC-V會成為國產“芯”希望嗎

開源的RISC-V能否成為中國“缺芯”的解藥?RISC-V本土生態還缺什么?

2020年4月,RISC-V基金會首席執行官卡利斯塔·雷德蒙德(CalistaRedmond)向基金....
的頭像 工程師鄧生 發表于 01-18 11:17 ? 1242次 閱讀
開源的RISC-V能否成為中國“缺芯”的解藥?RISC-V本土生態還缺什么?

RISC-V AI單板計算機BeagleV技術分析

U74定位于中檔的處理器核,主要與ARM公司的Cortex-A55對標(A55是雙發射in-orde....
發表于 01-16 09:18 ? 1549次 閱讀
RISC-V AI單板計算機BeagleV技術分析

國產RISC-V新突破!全球首款RISC-V AI單板計算機發布

電子發燒友網報道(文/黃晶晶)1月13日,新年第一場芯片發布會來臨。這一天,賽昉科技在上海發布202....
的頭像 芯鏈 發表于 01-15 14:32 ? 5472次 閱讀
國產RISC-V新突破!全球首款RISC-V AI單板計算機發布

賽昉科技推出基于RISC-V的AI單板計算機

近日,RISC-V處理器供應商賽昉科技有限公司(簡稱:“賽昉科技”)發布了一款新產品:星光AI單板計....
的頭像 我快閉嘴 發表于 01-15 14:27 ? 530次 閱讀
賽昉科技推出基于RISC-V的AI單板計算機

RISC-V是本土集成電路產業振興的最后一個時間窗口

在半導體的歷史上,X86、ARM作為主流架構一直都占有著很大的市場。隨著物聯網時代的來臨。 而RIS....
的頭像 Les 發表于 01-15 11:17 ? 660次 閱讀
RISC-V是本土集成電路產業振興的最后一個時間窗口

賽昉科技攜手合作伙伴共同助力中國RISC-V產業的發展

國內RISC-V頭部廠商賽昉科技分別與紫光展銳和香港中華煤氣集團旗下的港華能源進行戰略簽約儀式,本次....
的頭像 我快閉嘴 發表于 01-15 09:57 ? 1394次 閱讀
賽昉科技攜手合作伙伴共同助力中國RISC-V產業的發展

國內RISC-V頭部廠商賽昉科技分別與紫光展銳和港華能源簽約

1月13日,國內RISC-V頭部廠商賽昉科技分別與紫光展銳和香港中華煤氣集團旗下的港華能源進行戰略簽....
的頭像 Les 發表于 01-15 09:13 ? 754次 閱讀
國內RISC-V頭部廠商賽昉科技分別與紫光展銳和港華能源簽約

開創“芯”未來 · 賽昉科技攜手Seeed、BeagleBoard發布全球首款基于RISC-V星光系列AI單板計算機

北京時間2021年1月13日 RISC-V處理器供應商——賽昉科技有限公司,發布了2021年首款重磅....
的頭像 21克888 發表于 01-13 18:50 ? 1579次 閱讀
開創“芯”未來 · 賽昉科技攜手Seeed、BeagleBoard發布全球首款基于RISC-V星光系列AI單板計算機

矽遞科技發布RISC-V架構的第一款實用級Linux電腦 3月初上線正式預售

2021年1月13日,一款全球開源領域的革命性產品,在中國上海正式發布。此次發布的產品,由深圳矽遞科....
的頭像 Les 發表于 01-13 16:39 ? 849次 閱讀
矽遞科技發布RISC-V架構的第一款實用級Linux電腦 3月初上線正式預售
a级片网站-网站A片-a类片子网